RoHS EU | Compliant |
ECCN (USA) | 3A991 |
Part Status | NRND |
HTS | 8542.31.00.60 |
SVHC | Yes |
Automotive | No |
PPAP | No |
Familienname | Stratix® V GX |
Max. Anzahl der Anwendungs-E/A | 552 |
Prozesstechnologie | 28nm |
Anzahl der Register | 740000 |
Schieberegister | Utilize Memory |
Typische Betriebsversorgungsspannung (V) | 0.85 |
Bausteinlogikzellen | 490000 |
Anzahl der Multiplikatoren | 512 (18x18) |
Programmspeicherart | SRAM |
RAM-Bits (Kbit) | 46080 |
Gesamtanzahl des Block-RAMs | 2304 |
Ethernet-MACs | 2 |
Unterstützter IP-Kern | RapidIO to AXI Bridge Controller (RAB)|RLDRAM II Controller Core|SPAUI MAC|Sub-frame Latency JPEG 2000 Encoder (BA130)|Viterbi Compiler, Low-Speed/Hybrid Serial Decoder |
Unterstützter IP-Kern-Hersteller | Altera/Barco Silex/Mobiveil, Inc/Commsonic |
Baustein-Logikeinheiten | 490000 |
Anzahl globaler Takte | 16 |
Baustein-Anzahl der DLLs/PLLs | 28 |
Transceiver-Blöcke | 48 |
Transceiver-Geschwindigkeit (Gbps) | 14.1 |
Dedizierter DSP | 256 |
PCI-Blöcke | 4 |
Programmierbarkeit | Yes |
Umprogrammierbar | Yes |
Kopierschutz | No |
Im System programmierbar | Yes |
Geschwindigkeitsgrad | 2 |
Standards für differenzielle E/A werden unterstützt | HCSL|LVDS|LVPECL |
Unterstützte unsymmetrische Eingang-/Ausgangsstandards | LVCMOS|LVTTL |
Externe Speicherschnittstelle | DDR2 SDRAM|DDR3 SDRAM|QDRII+SRAM|RLDRAM II|RLDRAM III |
Mindestbetriebsspannung (V) | 0.82 |
Max. Betriebsversorgungsspannung (V) | 0.88 |
E/A-Spannung (V) | 1.2|1.25|1.35|1.5|1.8|2.5|3 |
Mindestbetriebstemperatur (°C) | 0 |
Max. Betriebstemperatur (°C) | 85 |
Temperaturbereich Lieferant | Commercial |
Verpackung | Tray |
Handelsname | Stratix |
Befestigung | Surface Mount |
Verpackungshöhe | 2.83 |
Verpackungsbreite | 35 |
Verpackungslänge | 35 |
Leiterplatte geändert | 1152 |
Standard-Verpackungsname | BGA |
Lieferantenverpackung | FBGA |
Stiftanzahl | 1152 |